Мне нужно только иметь возможность читать/записывать в ведомые регистры моего пользовательского IP-адреса, а также отправлять программный сброс и давать часы моему пользовательскому IP-модулю. Что я могу исключить из сигналов шины, чтобы иметь возможность вставлять больше портов для моего пользовательского IP-адреса, преодолевая ограничение IOB.
Что необходимо для подчиненного модуля PLB в FPGA?
Ответы (1)
Честно говоря, вы не можете ничего упустить. Есть очень веская причина, по которой это называется автобусным стандартом.
Напишите свою логику на Verilog или VHDL, а затем просто используйте периферийный инструмент импорта EDK, и все готово.
Сделайте свое периферийное устройство настолько простым, насколько вам это нужно. Инструмент правильно включит его в логику шины и предоставит необходимые файлы для каталога /data вашего pcore.
Все кажущиеся «лишними» соединения на самом деле не стоят вам ни площади чипа, ни производительности. Но опустите что-то не то, и вы потратите недели, пытаясь разобраться в этом беспорядке.
person
NVG Associates Inc
schedule
27.02.2014