Вопросы по теме 'flip-flop'

Минимальное количество D-триггеров
Я столкнулся со следующим вопросом и не могу быть уверен в ответе. Есть ли у вас какие-либо предложения, любая помощь будет высоко оценена. Последовательность Фибоначчи F(n) определяется как F(1)=1, F(2)=1 и Fn=F(n-2) + F(n-1) для всех целых чисел...
1557 просмотров

Самый простой способ сгенерировать 8-соседние координаты
Я ищу способ сгенерировать следующую последовательность чисел (которые являются относительными координатами 8 соседей пикселя, начиная с северо-западного пикселя и заканчивая западом). Первое число - это координата y, а второе - координата x: y,...
108 просмотров
schedule 11.02.2022

Разница между оператором диапазона с тремя точками и оператором диапазона с двумя точками в flip flop ruby
Пожалуйста, помогите мне понять разницу между операторами диапазона ... и .. как «триггерами», используемыми в Ruby. Это пример из руководства Pragmatic Programmers по Ruby: a = (11..20).collect {|i| (i%4 == 0)..(i%3 == 0) ? i : nil}...
1497 просмотров
schedule 05.04.2022

Поведенческий в FlipFlop Структурный
В этом коде, когда reset равно 1 , s становится 1000 , а когда reset равно 0 , s становится 0100 , тогда 0010 , затем 0001 , и все начинается сначала с 1000 в качестве начального значения, только если часы идут вверх. library...
60 просмотров
schedule 28.12.2022

Как создать относительное размещение триггеров в Microsemi/Actel Libero?
В прошлом я использовал несколько Xilinx FPGA и смог легко создать ОТНОСИТЕЛЬНОЕ размещение флип-флипов, используя атрибуты VHDL, такие как RLOC. В настоящее время я работаю с FPGA SmartFusion2 и пытаюсь добиться того же в Libero SoC. После...
314 просмотров
schedule 11.11.2023

VHDL: помощь в понимании временных шагов/состояний и параллелизма.
Обычно я программист на С#/Java, и у меня все еще возникают проблемы с полным пониманием описания оборудования. У меня есть регистр, который загружает значение. После этого компаратор сравнивает вывод регистра со значением «16». Если значение...
109 просмотров
schedule 28.07.2023

Процесс VHDL - сколько нужно триггеров
Добрый на сложный-простой вопрос, я знаю, что он общий, но именно поэтому я спрашиваю... если я пишу код в vhdl и использую процесс, который начинается так: Process(clk,x,y,x) begin ... end process есть ли способ, которым мне не нужно...
213 просмотров
schedule 27.03.2023

FSM для длинной последовательности битов
В настоящее время я работаю над мучнистой fsm, которая обнаруживает 17-битную последовательность 10100001010000001. Из-за длины последовательности мне трудно понять, в какое состояние вернуться, когда ввод не позволяет мне перейти к следующее...
54 просмотров
schedule 01.11.2022